Laporan Akhir 1
1. Jurnal [kembali]
- Data Percobaan
2. Alat dan Bahan [kembali]
Pada gambar diatas rangkaian menggunakan 4 gerbang logika, yaitu, XOR, AND, OR ,dimana tiap-tiap gerbang logika memiliki prinsip yang berbeda. Pada percobaan , terdapat 4 buah switch pada panel. Nantinya switch ini bisa mempengaruhi apakah rangkaian dipasang dengan berlogika 1 atau berlogika 0.
5. Video Percobaan [kembali]
6. Analisa [kembali]
1. Analisa Rangkaian modifikasi dengan rangkaian pada modul, apakah keduanya ekuivalen?
Jawab:
Pada rangkaian modul terdapat 2 rangkaian gerbang logika yang mana rangkaian pertama terdapat gerbang logika XOR, AND Ban OR dimana input rangkaian berupa B, D, A, C, dan D' dan outputnya berupa H1. Sedangkan rangkaian kedua memiliki gerbang logika yang sama tetapi perbedaannya terletak pada inputnya yaitu B, D', A, B', C. Kedua rangkaian di wakilkan dengan sebuah persamaan yang mana H1 = B'D' +B'D" +AC'D' dan H2=B'D' +BD" + ABC'
Pada rangkaian modifikasi, output pada rangkaian diubah menjadi B, D', A, C', D' pada rangkaian satu, dan B, D', A, B', C pada rangkaian dua yang mana perubahan D menjadi D' akan mengubah logic state rya dan 1 menjadi 0. Setelah dilakukan kedua percobaan nya pada rangkaian, didapatkan hasil yang sama tetapi tidak semuanya /ekivalen tetapi ketika inputnya B, D', A, B, C' dimana nilai D' , C, B, A adalah berlogika 1,0,1,1 seharusnya didapat H2 = 0 tetapi pada kenyataannya pada data perhitungan didapat H2 = 1 Lalu ketika nilainya 0,0,1,1 juga seharusnya didapat H2 = 0 tetapi pada data perhitungan didapat H2=1 Ini terjadi karena pada rangkaian modifikasi terjadi kesalahan pada merangkai rangkaian sehingga hasil didapat tidak semua sama dengan data yang diperoleh.
Jadi rangkaian nya ekuivalen.
2. Analisa pengaruh penggabungan gerbang logika dan buatkan tabel kebenaran!
Jawab:
Pada rangkaian terdapat gerbang logika yang digunakan, ada AND, XOR, dan OR. AND mempnyai prinsip kerja yaitu jika semua input satu maka outputnya berlogika 1. XOR akan berlogika satu juga jumlah dari inputnya adalah ganjil. Sedangkan OR akan berlogika 1 jika ada salah satu input berlogika 1.
Penggabungan gerbang logika dapat membuat pengurangan pada jumlah komponen dan menyederhanakan bentuk ragkaian dan penggabungan dari gerbang logika membuat kesalahan pada output jika tidak dialakukan dengan benar merangkainya.
Dari rangkaian dapat kita buat tabel kebenarannya:
7. Download File [kembali]
Komentar
Posting Komentar