Tugas Pendahuluan 1
1.) Kondisi [kembali]
Percobaan 1 kondisi 14 :
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=1
2.) Gambar Rangkaian Simulasi [kembali]
3.) Video Simulasi [kembali]
Berikut video simulasi dari rangkaian:
Berikut adalah tugas tambahan TP pada rangkaian JK-Flip Flop:
4.) Prinsip Kerja [kembali]
Pada gambar rangkaian diatas dapat dilihat bahwa rangkaian memiliki 1 kondisi stabil.
Dimana rangkaian diatas adalah rangkaian J-K Flip-Flop dengan kaki S (Set) terhubung ke output B1 yang berlogika 1 dan kaki R (Reset) yang terhubung ke output B0 yang berlogika 1. Pada B2 yang berlogika 0 akan terhubung ke kaki input J, sedangkan pada kaki K akan mendapat input dari B4 yang berlogika 1.
Disini pada input kaki CLCK akan dipasang input Clock yang berfungsi untuk membuat input aktif High atau aktif Low, jika input aktif High maka input berlogika 1 dan jika aktif Low maka input berlogika 0.
Pada rangkaian J-K Flip Flop hal yang pertama kali diliat itu adalah clocknya apakah clocknya aktif low atau aktif high apabila aktif low maka syarat untuk aktifnya rangkaian tersebut harusnya bernilai 0, bahwa disini kaki input R maupun S itu bernilai 1 maka rangkaian tidak aktif dan output Q bernilai 0 sedangkan untuk output Q' bernilai 1 karena kebalikan dari output Q. Untuk kaki input J dan K tidak aktif dikarenakan inputnya tersebut bernilai 1 karena syarat aktif inputnya harus bernilai 0.
Pada rangkaian J-K Flip Flop hal yang pertama kali diliat itu adalah clocknya apakah clocknya aktif low atau aktif high apabila aktif low maka syarat untuk aktifnya rangkaian tersebut harusnya bernilai 0, bahwa disini kaki input R maupun S itu bernilai 1 maka rangkaian tidak aktif dan output Q bernilai 0 sedangkan untuk output Q' bernilai 1 karena kebalikan dari output Q. Untuk kaki input J dan K tidak aktif dikarenakan inputnya tersebut bernilai 1 karena syarat aktif inputnya harus bernilai 0.
Rangkaian D Flip Flop pada kaki input D terhubung dengan B5 yang bernilai 1, kaki input clock terhubung dengan B6 yang bernilai 1. Pada D Flip Flop ini clocknya aktif High yang dimana syarat dari aktif High ini tersendiri inputnya harus bernilai 1 baru lah rangkaiannya dapat aktif, disini kaki input D bernilai 1 maka rangkaiannya aktif dan output Q bernilai 0 sedangkan untuk Q' bernilai 1 karena kebalikan dari output Q.
5.) Download File [kembali]
5.) Download File [kembali]
Download file HTML disini
Download file rangkaian disini
Download file video disini
Download Datasheet SPDT disini
Download Datasheet IC7474 disini
Download Datasheet IC74LS112A disini
Download Video Tugas Tambahan disini
Komentar
Posting Komentar